首 页 用户登录 | ![]() |
|||
|
|||
按字母检索 | A | B | C | D | E | F | G | H | I | J | K | L | M | N | O | P | Q | R | S | T | U | V | W | X | Y | Z |
按声母检索 | A | B | C | D | E | F | G | H | J | K | L | M | N | O | P | Q | R | S | T | W | X | Y | Z | 数字 | 符号 |
|
![]() |
您的位置: 5VAR论文频道 → 论文中心 → 理工论文 → 电子通信 |
|
|||||
基于32位嵌入式系统的实时图像采集模块 | |||||
收集整理:佚名 来源:本站整理 时间:2009-01-11 00:02:21 点击数:[] ![]() |
|||||
[本篇论文由上帝论文网为您收集整理,上帝论文网http://paper.5var.com将为您整理更多优秀的免费论文,谢谢您的支持] 关键词:32位嵌入式系统 CMOS摄像 实时图像采集 1 32位嵌入式系统及其应用现状 1.1 32位嵌入式系统概述 嵌入式系统是后PC时代的主导,当低端的嵌入式系统无法满足信息化、智能化、网络化时代的更高要求时,32位嵌入式系统应运而生。32位嵌入式系统是电脑硬件与软件的有机结合。嵌入式设计的目的在于满足某种特殊的功能。嵌入式系统的大体构架可分为五部分:处理器、内存、输入与输出、操作系统与应用软件。32位嵌入式系统可分为硬件和软件两个平台。硬件平台的设计包括处理器电路、网络功能、无线通信及使用接口等的设计。嵌入式软件为信息、通信网络或消费性电子产品等系统中的必备软件,为硬件产品的驱动程序、控制处理和基本接口功能服务,以提高硬件产品的价值。嵌入式软件为该硬件产品不可缺少的重要组成部分。 嵌入式系统把微处理器(CPU)或者微控制器(MCU)的系统电路与其专用的软件平台相结合,以此来达到系统操作的最高效率。目前的移动电话、手表、电子游戏机、PDA、电视、冰箱等民用电子与通信设备,电动汽车、电动机车等电动产品的控制核心,无不与32位嵌入式系统息息相关。32位嵌入式系统早已融入了人们的日常生活,嵌入式系统的产品主要集中在信息家电、通信产品、工业控制器、掌上电脑(PDA)领域。家电、玩具、汽车、新一代手机、数码相机等设备也都采用了32位嵌入式系统的核心技术。随着后PC时代的到来,有理由相位32位嵌入式系统会呈现出蓬勃发展的趋势。 2 实时图像采集的重要性和存在的问题 实时图像的采集和处理在现代多媒体技术中占有极其重要的地位。日常生活中所见到的数码相机、可视电话、多媒体IP电话和电话会议等产品,实时图像采集是最核心的技术。图像采集的速度、质量直接影响到产品的整体效果。众所周知,视频图像数字化后数据量非常庞大,对如此大量高速的数据进行实时处理是计算机应用领域中技术难度最大的部分。例如,一幅大小为352×288、彩色深度为16的图像,其数据量为0.5MB。而依据人的视觉特性,25幅图像连续播放才能使人感到一幅动态的画面,这意味着必须要有5MB的原始数据量才能保证画面的连续。可见如何实现视频图像的高保真数字化并且采取科学合理的方法实现数据的高速传输是该领域必须解决首要问题。 3 实时图像采集主芯片介绍 CMOS数字摄像头芯片OV6630将CCD摄像机和相应的视频A/D转换及视频输出电路集成在一个芯片上,从而在实现高保真数字图像的前提下显著地降低了成本和体积。356×292的CCD阵列扫描输出原始的R、G、B彩色图像信号,经模拟处理电路进行曝光、校正、白电平调整等处理后,根据输出要求还要转换成YUV等移种信号输出形式,其模拟视频信号经两路8位视频A/D转换后由视频接口输出16位的YUV或RGB4:2:2格式的标准数字视频图像信号。OV6630的视频时序产生电路用于产生行同步、场同步等多种同步信号及象素时钟等多种内部时钟信号;I2C接口使外部CPU通过I2C总线控制OV6630的各种工作状态、工作方式、数据输出格式和读取内部状态信息等。CMOS数字摄像芯片OV6630的工作时序如图1所示。 4 实时图像采集框图及工作原理 本图像采集模块基于Intel StrongARM SA1110 32位高端嵌入式CPU,CMOS摄像头芯片采用OmmVision的OV6630,可编程逻辑器件是Xilinx公司推出的CPLD芯片XCR3128XL。实时图像采集模块框图如图2所示。图像采集卡由五大部分组成:CMOS摄像头电路、CPLD控制、锁存器、SRAM存储器和32位嵌入式系统总线接口。 图像采集卡的工作原理为:系统上电时,只要摄像头OV6630的电源使能信号(PWDN)为低电平,它就处于正常的工作模式,即OV6630的Y[7:0]和UV[7:0]信号线上就会输出图像数据;接收到来自CPU的有效采集启动信号后,可编程逻辑器件CPLD会判断OV6630的场同步信号(VSYNC)是否为1,若为1,则复位地址线,即保证地址线A[16:0]=00000000000000000,而此17位地址线直接与存储器SRAM的地址信号线相连,选通SRAM准备存储数据。当VSYNC信号为0、行同步信号HREF为1,且象素时钟PCLK信号处上升沿时,可以使锁存允许信号为低电平,同时使锁存器的时钟信号1上产生一上升沿,将第一个象素点的数据Y[7:0]和UV[7:0]锁存进锁存器1。由于CPU采用32位的数据总线,而每个象素点的数据是16位的,所以本设计在CPLD中做一个用来指示象素奇偶的计数器,将奇数象素点的数据锁存在锁存器1中,将偶数象素点的数据锁存在锁存器2中。等到“凑齐”了32位的图像数据,再将存储器片选信号CAP_RAMCS和存储器写信号CAP_RAMWR同时拉为低电平,则32位数据就存储存储SRAM中。其仿真时序如图3所示。CPLD还完成一帧图像(352×288或176×144)象素点数的计数。当采集完一帧图像后,CPLD产生一中断请求信号,通知CPU可以读走数据。如果得到CPU发出的中断响应,则中断响应信号有效(低有效)。CPLD在收到中断响应信号后,使存储器片选信号和存储器写信号同时为低电平,CPU读取数据,直到读完一帧图像数据,其仿真时序如图4所示。 |
提供人:佚名 | |
【返回上一页】【打 印】【关闭窗口】 |
![]() |
5VAR论文频道 |
![]() |
5VAR论文频道 |
![]() |
关于本站 -
网站帮助 -
广告合作 -
下载声明 -
网站地图
Copyright © 2006-2033 5Var.Com. All Rights Reserved . |