首 页 用户登录 | ![]() |
|||
|
|||
按字母检索 | A | B | C | D | E | F | G | H | I | J | K | L | M | N | O | P | Q | R | S | T | U | V | W | X | Y | Z |
按声母检索 | A | B | C | D | E | F | G | H | J | K | L | M | N | O | P | Q | R | S | T | W | X | Y | Z | 数字 | 符号 |
|
![]() |
您的位置: 5VAR论文频道 → 论文中心 → 理工论文 → 电子通信 |
|
|||||
在Protel99SE下实现可编程逻辑器件设计 | |||||
收集整理:佚名 来源:本站整理 时间:2009-01-11 00:01:13 点击数:[] ![]() |
|||||
[本篇论文由上帝论文网为您收集整理,上帝论文网http://paper.5var.com将为您整理更多优秀的免费论文,谢谢您的支持] 关键词:可编程逻辑器件(PLD);硬件描述语言(CUPL);Protel99se 1 引言 在以往的DSP设计中,采用TTL、CMOS电路和专用数字电路进行设计时,器件对电路的处理功能是固定的,用户不能定义或修改其逻辑功能。但随着电子技术的发展和工程对所需功能复杂程度的进一步提高,系统将需要很多芯片,这样, 在Protel99se嵌套的PLD99的开发环境下,可编程逻辑器件设计可以直接面向用户要求,自上而下地逐层完成相应的描述、综合、优化、仿真与验证,直到生成能够下载到器件的JED文件,该方法结构严谨,易于操作,其设计流程如图1所示。 在某工程中,要求利用SYN0,SYN1,SYN2,SYN3,SYN4,SYN5作为同步信号进行64个通道的选择,以使64个通道在不同时刻进行工作,电路产生的发射脉冲连接在64个双晶探头上,然后将双晶探头产生的原始回波信号a1,b1,c1,d1经过AD8184四选一开关输出到信号板进行处理。 3.1 确定设计目的 由于每一通道的电路都是相同的,考虑到硬件电路以及电路板容量的问题,可先将64个通道分成16组,即每块电路PCB板设计四个通道,这16组利用SYN2,SYN3,SYN4,SYN5和拨码开关S1选通,然后利用SYN0,SYN1产生选通每块电路板的四个通道的选通信号A0、A1和输出使能EN,其电路原理如图2所示,信号的先后次序及逻辑关系见图3。 3.2 PLD器件的选择和输入输出的确定 由于CUPL语言与器件和生产厂家无关,根据设计目的和要求,最简单、最常用的GAL22V10可以作为目标器件。根据GAL22V10的技术资料和器件各个管脚的定义,可将同步信号SYN0,SYN1,SYN2 ,SYN3,SYN4,SYN5和拨码开关S1的四个管脚作为输入信号,即选择2~11为输入管脚,13脚直接接地,14~20为输出管脚,其中14~17脚用来进行通道选择,18、19脚作为AD8184的选通信号,20脚作为AD8184的输出使能,参见图2。 在PLD99的开发环境下,根据上述设想及管脚分配,利用Protel99se模板和硬件描述语言CUPL定义输入输出管脚,以创建包括头信息的文本文件Tan-Shang.pld,然后用CUPL语言写出如下的中间变量逻辑式和逻辑等式注:由于描述变量EN的乘积项过多,故将变量EN分成中间变量EN1和EN2,并完善文本文件。经过一系列设置后便可编译原文件,编译成功后会提示Compilation successful,方法如下: /** Declarations and Intermediate Variables **/ EN1=!(k1 & k2 & k3 & k4 & syn2 & syn3 & syn4 & syn5 #!k1 & k2 & k3 & k4 & !syn2 & syn3 & syn4 & syn5 #k1 & !k2 & k3 & k4 & syn2 & !syn3 & syn4 & syn5 #!k1 & !k2 & k3 & k4 & !syn2 &!syn3 & syn4 & syn5 #k1 & k2 & !k3 & k4 & syn2 & syn3 & !syn4 & syn5 #!k1 & k2 & !k3 & k4 & !syn2 & syn3 & !syn4 & syn5 #k1 & !k2 & !k3 & k4 & syn2 & !syn3 & !syn4 & syn5 #!k1 & !k2 & !k3 & k4 & !syn2 &!syn3 & !syn4 & syn5 EN2=!(k1 & k2 & k3 & !k4 & syn2 & syn3 & syn4 & !syn5 #!k1 & k2 & k3 & !k4 & !syn2 & syn3 & syn4 &!syn5 #k1 & !k2 & k3 &!k4 & syn2 &!syn3 & syn4 & !syn5 #!k1 & !k2 & k3 & !k4 & !syn2 & !syn3 & syn4 & !syn5 #k1 & k2 & !k3 & !k4 & syn2 & syn3 &!syn4 & !syn5 #!k1 & k2 & !k3 & !k4 & !syn2 & syn3 & !syn4 &! syn5 #k1 & !k2 & !k3 & !k4 & syn2 &!syn3 & !syn4 & !syn5 #!k1 & !k2 & !k3 & !k4 &!syn2 & !syn3 &!syn4 &!syn5);/** Logic Equations **/ EN=EN1&EN2 A1=!syn1 &!EN A0=!syn0 &!EN a=!A1&!A0& !EN b=!A1&A0& !EN c=A1&!A0& !EN d=A1&A0&!EN Tags: |
提供人:佚名 | |
【返回上一页】【打 印】【关闭窗口】 |
![]() |
5VAR论文频道 |
![]() |
5VAR论文频道 |
![]() |
关于本站 -
网站帮助 -
广告合作 -
下载声明 -
网站地图
Copyright © 2006-2033 5Var.Com. All Rights Reserved . |