首 页       用户登录  |  用户注册
设为首页
加入收藏
联系我们
按字母检索 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
按声母检索 A B C D E F G H J K L M N O P Q R S T W X Y Z 数字 符号
您的位置: 5VAR论文频道论文中心理工论文电子通信
   1553B总线在嵌入式系统中的应用      ★★★ 【字体: 】  
1553B总线在嵌入式系统中的应用
收集整理:佚名    来源:本站整理  时间:2009-01-10 23:47:23   点击数:[]    

[本篇论文由上帝论文网为您收集整理,上帝论文网http://paper.5var.com将为您整理更多优秀的免费论文,谢谢您的支持]

作者Email: cai_yang@etang.com

1 介绍

    MIL-STD-1553是为数据总线定义的军方标准。这种数据总线被用来为各种的系统之间的数据和信息的交换提供媒介,它类似“局域网或者LAN”。

    1950年至60年代中,航空电子学是简单、独立的系统,航空、通信、飞行控制和显示器由模拟系统构成;信号主要由模拟电压、同-异步信号和接触式开关构成。
    MIL-STD-1553总线的传输速度为每秒1M比特,字的长度为20个比特,数据有效长度为16个比特,信息量最大长度为32个字,传输方式为半双工方式,传输协议为命令/响应方式,故障容错有典型的双冗余方式,第二条总线处于热备份状态;信息格式有BC到RT、RT到BC、RT到RT、广播方式和系统控制方式;能挂31个远置终端,终端类型有总线控制器(BC)、远置终端(RT)和总线监听器(BM);传输媒介为屏蔽双绞线,MIL-STD-1553总线耦合方式有直接耦合和变压器耦合。

2 硬件系统

    本系统采用PCI总线接口,PCI桥芯片采用PLX公司的PCI9052。1553B总线芯片采用DDC61580,CPLD主要实现DDC61580和PCI9052之间的时序及逻辑控制。硬件框图如图1所示。

详细的逻辑控制信号见CPLD逻辑部分。

2.1 PCI9052的主要特点

    PCI9052PLX技术公司为扩展适配板卡推出的能提供一种混合的高性能PCI总线目标(从)模式的接口芯片。该芯片可与多种局部总线相连,并且支持相对慢的局部总线在PCI总线上的突发传送速率达到132MB/s9052可编程配置直接与复用或非复用的8/16/32位局部总线相连,8位和16位模式便于ISA卡直接向PCI卡转换。

 

PCI9052的内部结构中包含了一个独立的ISA逻辑接口,通过这个逻辑接口可以完成由ISAPCI的平滑转换。它支持8位和16位数据宽度的ISA设备,该设备可以是内存映射,也可以是I/O映射。先读模式用于提高读取数据的吞吐量。一旦ISA接口模式使能,PCI9052只执行单个周期操作。特别指出的是,串行EEPROM必需使ISA接口模式使能。

 

可以使用两种方法配置PCI9052用于ISA接口模式。方法一:烧写串行EEPROM方法。使用烧写器,将数据写入串行EEPROM,参照PCI9052DataSheet来写入恰当的数据。需要注意的是,对于ISA模式,LRESET引脚必须始终为高电平,并确认MODE引脚置为0,处于非复用模式。

 

方法二:热配置方法。从PCI总线通过PCI9052芯片来烧写串行EEPROM。该方法需要注意的是,LRESET引脚的极性在ISA模式时由低变为高,并确认MODE引脚置为低。

 

当为ISA接口模式配置时必须注意以下几点:(1)存取ISA接口引脚时要参照PCI9052引脚的C/ISA模式引脚图来连线。(2)空间0分配给ISA接口的内存存取。(3)空间1分配给ISA接口的I/O存取。(4)无论空间0的局部地址处于CS0#范围还是空间1的局部地址处于CS1#范围,ISA存取均有效。(5)标准的从周期可以使用空间2、空间3和串行EEPROM来存取。

 

2.2  DDC61580的主要特点

 

DDC61580具有以下特点:

     全兼容MIL-STD-1553接口

     灵活的处理器/内存接口

     标准的4K×16RAM

     自动BC重试

     可编程BC间隔时间

     灵活的RT数据缓冲区

     可编程非法区

     可选择消息监控

     支持同时RT/Monitor模式

下面将详细介绍BCRT以及MT模式的内存组织,编程方法等。

 

2.3  BC模式操作

BC协议支持所有的MIL-STD-1553消息格式,通过编程BC控制字和命令字的T/R*位来确定消息格式。另外,BC控制字还允许选择通道、自测试、重试、中断以及状态字掩码等。BC模式内存映射包含有8个固定的内存位置,即堆栈指针AB、消息计数器AB、初始堆栈指针AB和初始消息计数器AB。在启动消息帧之前,必须首先初始化堆栈指针和消息计数器。特别应注意的是,BC消息块最大是38个字,比如对于RT->RT传输,它包含32个数据,1个控制字,2个命令字,1LoopBack字和2个状态字。

 

2.3.1  BC内存管理

BC内存管理如图2所示。该图说明了堆栈指针包含四个字的消息块描述符,即块状态字,时间标志字,消息间隔时间和消息块地址。块状态字包括消息状态、完成、有效性及总线通道;时间标志字反映了当前消息起始和结束时时间标志寄存器的值,它可以编程为分辨率为264us/LSB2的幂);消息间隔时间指的是当前消息的开始到下一条消息的开始之间的时间;消息块地址提供了指向消息块第一个字的指针。

 

2.3.2  BC编程

 

对于BC编程,首先要初始化相应的寄存器以及堆栈指针、消息计数器;然后定义消息的控制字、命令字等;最后启动BC。需要注意的是BC控制字不会在1553总线上传输。BC的消息格式通过编程BC控制字的最低3位来控制。如表1所示。

 

BC消息帧可以通过查询和中断来进行处理。如果采用查询模式,那么可以查询配置寄存器1、中断状态寄存器、堆栈指针和消息计数器寄存器。另外,每一条BC消息结束后堆栈指针加4,所以如果要读取RT-To-BC的消息,我们应该首先从堆栈指针A中读取当前消息的堆栈指针,然后减4后来分别读出块状态字、时间标志字、消息时间间隔和上一条消息的块地址,最后从此块地址读出接收到的数据。在嵌入式系统软件处理中,我们应尽量采用中断方式。

 

表1 MIL-STD-1553消息格式

 

BIT2(MODE CODE)

BIT1(BROADCAST)

BIT0(RT-TO-RT)

Message Format

0

0

0

BC-To-RT(if T/R*=0) or RT-To-BC(if T/R*=1)

0

0

1

RT-To-RT

0

1

0

Broadcast

0

1

1

RT-To-RTs(Broadcast)

1

0

0

Tags:


文章转载请注明来源于:5VAR论文频道 http://paper.5var.com。本站内容整理自互联网,如有问题或合作请Email至:support@5var.com
或联系QQ37750965
提供人:佚名
  • 上一篇文章:嵌入式微处理器MCF5249及其应用

  • 下一篇文章:嵌入式Linux系统及其应用前景
  • 返回上一页】【打 印】【关闭窗口

    中查找“1553B总线在嵌入式系统中的应用”更多相关内容 5VAR论文频道
    中查找“1553B总线在嵌入式系统中的应用”更多相关内容 5VAR论文频道
    最新热点 最新推荐 相关新闻
  • ››嵌入式系统的通信规约管理平台设计...
  • ››一种基于七号信令的局间话单采集系...
  • ››对于变频器的制动技术分析
  • ››电子文件管理元数据宏观结构多维分...
  • ››浅论卫星电视接收机的常见故障的检...
  • ››信息时代网络用户信息检索焦虑的心...
  • ››论GIS在高校房产管理中的实际应用
  • ››关于电力通信发展战略的思考 金李莎...
  • ››2G、3G切换精细化优化分析思路探讨...
  • ››光纤自动化生产的需求与时机
  • ››1553B总线在嵌入式系统中的应用
  •   文章-网友评论:(评论内容只代表网友观点,与本站立场无关!)
    关于本站 - 网站帮助 - 广告合作 - 下载声明 - 网站地图
    Copyright © 2006-2033 5Var.Com. All Rights Reserved .