首 页 用户登录 | ![]() |
|||
|
|||
按字母检索 | A | B | C | D | E | F | G | H | I | J | K | L | M | N | O | P | Q | R | S | T | U | V | W | X | Y | Z |
按声母检索 | A | B | C | D | E | F | G | H | J | K | L | M | N | O | P | Q | R | S | T | W | X | Y | Z | 数字 | 符号 |
|
![]() |
您的位置: 5VAR论文频道 → 论文中心 → 理工论文 → 电子通信 |
|
|||||
铁电存储器原理及应用比较 | |||||
收集整理:佚名 来源:本站整理 时间:2009-01-10 22:41:57 点击数:[] ![]() |
|||||
根据前面的介绍,要实现对FM1808的正常操作,对于标准8051/52来说,主频不能高于20MHz;而对于高速型的8051/52,主频不应高于23MHz。 4.2 FM1808与8051的接口电路 FM1808与8051接口电路如图4所示。这里使用8051的ALE信号和由地址产生CE的片选信号相“或”来产生CE的正跳变。2片32K×8的FRAM存储器,A15与ALE通过74FC32相“或”作为U2的片选,取反后作为U3的片选。所以,U2的地址为0~7FFFH,U3的地址为8000H~FFFFH。8051的RD信号与PSEN信号相“与”后作为U3的输出允许,所以U3作为程序或数据存储器使用。当J1跳接块在右边时,U2与U3用法相同;而J1跳接在左边时,U2仅作为程序存储器。要保证代码不会意外地被改写,仅需断开J2即可。 需要注意的是,由于逻辑门电路都有6~8ns的延时时间,在主频较高时对应使用快速型逻辑芯片(F系列)。 结语 FRAM产品为我们提供了可使用的存储器的一种新选择,在原来使用E2PROM的应用中表现会更出色,为某些原来认为需要使用SRAM的E2PROM的应用系统找到一种新的途径。但是由于最大访问次数的限制,要成为理想的通用存储器,FRAM还有很长的路要走。 |
提供人:佚名 | |
【返回上一页】【打 印】【关闭窗口】 |
![]() |
5VAR论文频道 |
![]() |
5VAR论文频道 |
![]() |
关于本站 -
网站帮助 -
广告合作 -
下载声明 -
网站地图
Copyright © 2006-2033 5Var.Com. All Rights Reserved . |